XCVU9P-2FLGA2104I - توپلاشتۇرۇلغان توك يولى ، قىستۇرۇلغان ، FPGAs (مەيدان پروگرامما دەرۋازىسى)
مەھسۇلات خاسلىقى
TYPE | DESCRIPTION |
سەھىپە | توپلاشتۇرۇلغان توك يولى (IC) |
Mfr | AMD |
Series | Virtex® UltraScale + ™ |
بوغچا | Tray |
مەھسۇلات ئەھۋالى | ئاكتىپ |
DigiKey پروگرامما تۈزۈش | دەلىللەنمىدى |
LABs / CLBs | 147780 |
لوگىكىلىق ئېلېمېنتلارنىڭ سانى | 2586150 |
ئومۇمىي RAM Bits | 391168000 |
I / O نىڭ سانى | 416 |
توك بېسىمى - تەمىنلەش | 0.825V ~ 0.876V |
قاچىلاش تىپى | Surface Mount |
مەشغۇلات تېمپېراتۇرىسى | -40 ° C ~ 100 ° C (TJ) |
بوغچا / دېلو | 2104-BBGA ، FCBGA |
تەمىنلىگۈچى ئۈسكۈنىلەر بولىقى | 2104-FCBGA (47.5x47.5) |
ئاساسى مەھسۇلات نومۇرى | XCVU9 |
Documents & Media
RESOURCE TYPE | LINK |
Datasheets | Virtex UltraScale + FPGA سانلىق مەلۇمات جەدۋىلى |
مۇھىت ئۇچۇرى | Xiliinx RoHS گۇۋاھنامىسى |
EDA مودېللىرى | SnapEDA تەرىپىدىن XCVU9P-2FLGA2104I |
مۇھىت ۋە ئېكسپورت تۈرلىرى
ATTRIBUTE | DESCRIPTION |
RoHS ھالىتى | ROHS3 ماس كېلىدۇ |
نەملىك سەزگۈرلۈك دەرىجىسى (MSL) | 4 (72 سائەت) |
ECCN | 3A001A7B |
HTSUS | 8542.39.0001 |
FPGAs
مەشغۇلات پرىنسىپى:
FPGAs لوگىكىلىق ھۈجەيرە Array (LCA) غا ئوخشاش بىر ئۇقۇمنى ئىشلىتىدۇ ، ئۇ ئىچكى قىسىمدا ئۈچ خىل بۆلەكنى ئۆز ئىچىگە ئالىدۇ: سەپلىگىلى بولىدىغان لوگىكىلىق بۆلەك (CLB) ، كىرگۈزۈش چىقىرىش بۆلىكى (IOB) ۋە ئىچكى باغلىنىش.Field Programmable Gate Arrays (FPGAs) بولسا ئەنئەنىۋى لوگىكىلىق توك يولى ۋە PAL ، GAL ۋە CPLD ئۈسكۈنىلىرىگە ئوخشاش قۇرۇلما قۇرۇلمىسىغا ئوخشىمايدىغان قۇرۇلما خاراكتېرلىك پروگرامما.FPGA نىڭ لوگىكىسى ئىچكى سانلىق مەلۇمات ئىچكى ساقلىغۇچلىرىنى پروگرامما سانلىق مەلۇماتلىرى بىلەن يۈكلەش ئارقىلىق ئەمەلگە ئاشىدۇ ، ئىچكى ساقلىغۇچتا ساقلانغان قىممەتلەر لوگىكىلىق ھۈجەيرىلەرنىڭ لوگىكىلىق فۇنكسىيەسىنى ۋە مودۇللارنىڭ بىر-بىرىگە ئۇلىنىشى ياكى I / نى بەلگىلەيدۇ. O.ئىچكى ساقلىغۇچتا ساقلانغان قىممەتلەر لوگىكىلىق ھۈجەيرىلەرنىڭ لوگىكىلىق فۇنكسىيەسى ۋە مودۇللارنىڭ ئۆز-ئارا ياكى I / Os بىلەن باغلىنىشلىق يولىنى بەلگىلەيدۇ ، ئاخىرىدا چەكلىمىسىز پروگرامما تۈزۈشكە رۇخسەت قىلىدىغان FPGA دا ئەمەلگە ئاشۇرغىلى بولىدىغان ئىقتىدارلارنى بەلگىلەيدۇ. .
ئۆزەك لايىھىلەش:
باشقا تىپتىكى ئۆزەك لايىھىلەشكە سېلىشتۇرغاندا ، ئادەتتە FPGA ئۆزىكىگە مۇناسىۋەتلىك تېخىمۇ يۇقىرى چەك ۋە تېخىمۇ قاتتىق ئاساسىي لايىھىلەش ئېقىمى تەلەپ قىلىنىدۇ.بولۇپمۇ بۇ لايىھە FPGA سىخېمىسى بىلەن زىچ مۇناسىۋەتلىك بولۇپ ، تېخىمۇ چوڭ كۆلەمدىكى ئالاھىدە ئۆزەك لايىھىلەش ئىمكانىيىتىگە ئىگە قىلىدۇ.C دا Matlab ۋە ئالاھىدە لايىھىلەش ئالگورىزىملىرىنى ئىشلىتىش ئارقىلىق ، ھەر قايسى تەرەپلەردە ئوڭۇشلۇق ئۆزگىرىش ھاسىل قىلىپ ، ئۇنىڭ ھازىرقى ئاساسىي ئېقىن ئۆزەك لايىھىلەش تەپەككۇرىغا ماس كېلىشىگە كاپالەتلىك قىلىش كېرەك.ئەگەر بۇ خىل ئەھۋال بولسا ، ئادەتتە زاپچاس ۋە ماس لايىھىلەش تىلىنى تەرتىپلىك بىرلەشتۈرۈشكە ئەھمىيەت بېرىپ ، ئىشلىتىشكە بولىدىغان ۋە ئوقۇغىلى بولىدىغان ئۆزەك لايىھىسىگە كاپالەتلىك قىلىش كېرەك.FPGAs نى ئىشلىتىش تاختاينى يېشىش ، كود تەقلىد قىلىش ۋە باشقا مۇناسىۋەتلىك لايىھىلەش مەشغۇلاتىنى يولغا قويۇپ ، نۆۋەتتىكى كودنىڭ بىر خىل يېزىلىشىغا ۋە لايىھىلەش ھەل قىلىش لايىھىسىنىڭ كونكرېت لايىھىلەش تەلىپىگە ماس كېلىشىگە كاپالەتلىك قىلىدۇ.بۇنىڭدىن باشقا ، لايىھىلەش ۋە ئۆزەك مەشغۇلاتىنىڭ ئۈنۈمىنى ئەلالاشتۇرۇش ئۈچۈن لايىھىلەش ھېسابلاش ئۇسۇلىنى ئالدىنقى ئورۇنغا قويۇش كېرەك.لايىھىلىگۈچى بولۇش سۈپىتى بىلەن ، بىرىنچى قەدەم ئۆزەك كودى بىلەن مۇناسىۋەتلىك بولغان ئالگورىزىم مودۇلى قۇرۇش.چۈنكى ئالدىن لايىھەلەنگەن كود ئالگورىزىمنىڭ ئىشەنچلىكلىكىگە كاپالەتلىك قىلىپ ، ئومۇمىي ئۆزەك لايىھىسىنى كۆرۈنەرلىك ئەلالاشتۇرىدۇ.تولۇق تاختاينى يېشىش ۋە تەقلىد قىلىش سىنىقى ئارقىلىق ، بارلىق ئۆزەكنى مەنبە قىلىپ لايىھىلەشتە سەرپ قىلىنغان دەۋرىيلىك ۋاقتىنى قىسقارتىپ ، ھازىرقى قاتتىق دېتاللارنىڭ ئومۇمىي قۇرۇلمىسىنى ئەلالاشتۇرۇش مۇمكىن.بۇ يېڭى مەھسۇلات لايىھىلەش ئەندىزىسى دائىم ئىشلىتىلىدۇ ، مەسىلەن ئۆلچەملىك قاتتىق دېتال كۆرۈنمە يۈزىنى تەرەققىي قىلدۇرغاندا.
FPGA لايىھىلىنىشىدىكى ئاساسلىق رىقابەت قاتتىق دېتال سىستېمىسى ۋە ئۇنىڭ ئىچكى بايلىقلىرى بىلەن تونۇشۇش ، لايىھىلەش تىلىنىڭ زاپچاسلارنىڭ ئۈنۈملۈك ماسلىشىشىغا كاپالەتلىك قىلىش ھەمدە پروگراممىنىڭ ئوقۇشچانلىقى ۋە ئىشلىتىلىشىنى ياخشىلاش.بۇ يەنە لايىھەلىگۈچىگە يۇقىرى تەلەپ قويىدۇ ، ئۇلار تەلەپنى قاندۇرۇش ئۈچۈن كۆپ تۈردە تەجرىبە توپلىشى كېرەك.
ئالگورىزىم لايىھىسى مۇۋاپىقلىقنى ئاساس قىلىپ ، تۈرنىڭ ئاخىرقى تاماملىنىشىغا كاپالەتلىك قىلىشى ، تۈرنىڭ ئەمەلىي ئەھۋالىغا ئاساسەن مەسىلىنى ھەل قىلىشنى ئوتتۇرىغا قويۇشى ۋە FPGA مەشغۇلاتىنىڭ ئۈنۈمىنى ئۆستۈرۈشى كېرەك.ئالگورىزىمنى بېكىتكەندىن كېيىن مودۇل قۇرۇش مۇۋاپىق بولۇشى ، كېيىن كود لايىھىلەشكە قۇلايلىق بولۇشى كېرەك.ئالدىن لايىھەلەنگەن كودنى كود لايىھىلەشتە ئىشلىتىپ ئۈنۈم ۋە ئىشەنچلىكلىكىنى ئاشۇرغىلى بولىدۇ.ASIC غا ئوخشىمايدىغىنى ، FPGAs نىڭ تەرەققىيات دەۋرى قىسقا بولۇپ ، لايىھىلەش تەلىپى بىلەن بىرلەشتۈرۈلۈپ قاتتىق دېتالنىڭ قۇرۇلمىسىنى ئۆزگەرتكىلى بولىدۇ ، بۇ شىركەتلەرنىڭ يېڭى مەھسۇلاتلارنى تېزرەك بازارغا سېلىشىغا ياردەم بېرىدۇ ھەمدە ئالاقە كېلىشىملىرى پىشىپ يېتىلمىگەندە ئۆلچەملىك بولمىغان كۆرۈنمە يۈز ئېچىش ئېھتىياجىنى قاندۇرالايدۇ.